添加收藏夹  设为首页  服务热线:0755-83030533  13751165337
奇才vs爵士分析
51电子网联系电话:+86-0755-83030533
位置:奇才vs爵士分析 > IC型号导航 > 首字符G型号页 > 首字符G的型号第135页 > GS8161Z36D-250IT
GS8161Z18(T/D)/GS8161Z32(D)/GS8161Z36(T/D)
100引脚TQFP
商用温度
工业级温度
特点
?用户可配置的管道和流通过模式
? NBT (无总线转左右)功能,允许零等待
读 - 写 - 读总线利用率
?完全引脚兼容,既流水线和流过
NtRAM ? , NOBL ?和ZBT SRAM的?
? IEEE 1149.1 JTAG兼容的边界扫描
? 2.5 V或3.3 V +10 % / - 10 %,核心供电
? LBO引脚的直线或交错突发模式
?用2M , 4M , 8M和设备的引脚兼容
?字节写操作( 9位字节)
? 3芯片使能轻松深度扩展信号
? ZZ引脚自动断电
? JEDEC标准的100引脚TQFP和165焊球FP -BGA
套餐
18MB流水线和流量通过
同步NBT SRAM
250兆赫, 133兆赫
2.5 V或3.3 V V
DD
2.5 V或3.3 V的I / O
因为它是一种同步装置,地址,数据输入,并
读/写控制输入端上捕获的上升沿
输入时钟。突发顺序控制( LBO)必须连接到电源
铁路正常运行。异步输入包括
休眠模式使能, ZZ和输出使能。输出使能
用于改写输出的同步控制
司机把RAM的输出驱动器关闭,在任何时候。
写周期是内部自定时的由上升开始
在时钟输入的边缘。这个特性消除了复杂的场外
通过异步SRAM芯片所需的写入脉冲的产生
并简化了输入信号的定时。
该GS8161Z18 (T / D) / GS8161Z32 ( D) / GS8161Z36 (T / D )可
可以由用户配置的管道或流操作
通过模式。操作为流水线同步装置,
除了上升沿触发的寄存器,捕获
输入信号,该器件集成了一个上升沿触发
输出寄存器。对于读周期,流水线SRAM的输出数据是
在由边缘暂时存储触发输出寄存器
存取周期,然后被释放到输出驱动器在
时钟的下一个上升沿。
该GS8161Z18 (T / D) / GS8161Z32 ( D) / GS8161Z36 (T / D )为
与GSI的高性能CMOS技术实现
而在JEDEC标准的100引脚TQFP提供
165焊球FP- BGA封装。
功能说明
该GS8161Z18 (T / D) / GS8161Z32 ( D) / GS8161Z36 (T / D)是
18Mbit的同步静态SRAM 。 GSI的NBT SRAM的,像
ZBT , NtRAM , NOBL或其他流水线读/双晚写
或流经读/单后写的SRAM ,允许
通过消除利用所有可用的总线带宽
需要插入取消选择周期时,该设备是由切换
读取写入周期。
参数简介
管道
3-1-1-1
3.3 V
2.5 V
溢流
通过
2-1-1-1
3.3 V
2.5 V
t
KQ
TCYCLE
CURR
(x18)
CURR
(x32/x36)
CURR
(x18)
CURR
(x32/x36)
t
KQ
TCYCLE
CURR
(x18)
CURR
(x32/x36)
CURR
(x18)
CURR
(x32/x36)
-250 -225 -200 -166 -150 -133单位
2.5 2.7 3.0 3.4 3.8 4.0纳秒
4.0 4.4 5.0 6.0 6.7 7.5纳秒
280
330
275
320
5.5
5.5
175
200
175
200
255
300
250
295
6.0
6.0
165
190
165
190
230
270
230
265
6.5
6.5
160
180
160
180
200
230
195
225
7.0
7.0
150
170
150
170
185
215
180
210
7.5
7.5
145
165
145
165
165
190
165
185
8.5
8.5
135
150
135
150
mA
mA
mA
mA
ns
ns
mA
mA
mA
mA
冯: 2.15 11/2004
1/36
? 1998年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS8161Z18(T/D)/GS8161Z32(D)/GS8161Z36(T/D)
GS8161Z18T引脚(包T)
V
DDQ
V
SS
NC
NC
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
FT
V
DD
NC
V
SS
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQP
B
NC
V
SS
V
DDQ
NC
NC
NC
NC
NC
NC
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81
1
80
2
79
3
78
4
77
5
76
6
75
7
74
8
73
9
72
1M ×18
10
71
顶视图
11
70
12
69
13
68
14
67
15
66
16
65
17
64
18
63
19
62
20
61
21
60
22
59
23
58
24
57
25
56
26
55
27
54
28
53
29
52
30
51
31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
A
A
E
1
E
2
NC
NC
B
B
B
A
E
3
V
DD
V
SS
CK
W
CKE
G
ADV
A
A
A
A
A
NC
NC
V
DDQ
V
SS
NC
DQP
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
NC
NC
V
SS
V
DDQ
NC
NC
NC
冯: 2.15 11/2004
LBO
A
A
A
A
A
1
A
0
TMS
TDI
V
SS
V
DD
TDO
TCK
A
A
A
A
A
A
A
2/36
? 1998年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS8161Z18(T/D)/GS8161Z32(D)/GS8161Z36(T/D)
GS8161Z36T引脚(包T)
DQP
C
DQ
C
DQ
C
V
DDQ
V
SS
DQ
C
DQ
C
DQ
C
DQ
C
V
SS
V
DDQ
DQ
C
DQ
C
FT
V
DD
NC
V
SS
DQ
D1
DQ
D
V
DDQ
V
SS
DQ
D
DQ
D
DQ
D
DQ
D
V
SS
V
DDQ
DQ
D
DQ
D
DQP
D
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81
1
80
2
79
3
78
4
77
5
76
6
75
7
74
8
73
9
72
512K ×36
10
71
顶视图
11
70
12
69
13
68
14
67
15
66
16
65
17
64
18
63
19
62
20
61
21
60
22
59
23
58
24
57
25
56
26
55
27
54
28
53
29
52
30
51
31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
A
A
E
1
E
2
B
D
B
C
B
B
B
A
E
3
V
DD
V
SS
CK
W
CKE
G
ADV
A
A
A
A
DQP
B
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
DQP
A
冯: 2.15 11/2004
LBO
A
A
A
A
A
1
A
0
TMS
TDI
V
SS
V
DD
TDO
TCK
A
A
A
A
A
A
A
3/36
? 1998年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS8161Z18(T/D)/GS8161Z32(D)/GS8161Z36(T/D)
100引脚TQFP引脚说明
符号
A
0
, A
1
A
CK
B
A
B
B
B
C
B
D
W
E
1
E
2
E
3
G
ADV
CKE
NC
DQ
A
DQ
B
DQ
C
DQ
D
TMS
TDI
TDO
TCK
ZZ
FT
LBO
V
DD
V
SS
V
DDQ
TYPE
In
In
In
In
In
In
In
In
In
In
In
In
In
In
I / O
I / O
I / O
I / O
I
I
O
I
In
In
In
In
In
In
描述
突发地址输入;预装爆计数器
地址输入
时钟输入信号
数据输入DQ字节写入信号
A1
-DQ
A9
;低电平有效
数据输入DQ字节写入信号
B1
-DQ
B9
;低电平有效
数据输入DQ字节写入信号
C1
-DQ
C9
;低电平有效
数据输入DQ字节写入信号
D1
-DQ
D9
;低电平有效
写使能;低电平有效
芯片使能;低电平有效
芯片使能,高电平有效。自解码的深度扩张
芯片使能,低电平有效。自解码的深度扩张
输出使能;低电平有效
前进/负载;突发地址计数器控制引脚
时钟输入缓冲器使能;低电平有效
无连接
字节的数据输入和输出引脚
字节B数据输入和输出引脚
字节C数据输入和输出引脚
字节D数据输入和输出引脚
扫描测试模式选择
扫描测试数据
扫描测试数据输出
扫描测试时钟
掉电控制;高电平有效
管线/流过模式控制;低电平有效
线性突发顺序;活性低。
核心供电
输出驱动器电源
冯: 2.15 11/2004
4/36
? 1998年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS8161Z18(T/D)/GS8161Z32(D)/GS8161Z36(T/D)
165焊球BGA - X18黎民I / O -顶视图( D组)
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
NC
NC
NC
NC
NC
NC
NC
FT
DQB
DQB
DQB
DQB
DQPb
NC
LBO
2
A
A
NC
DQB
DQB
DQB
DQB
MCH
NC
NC
NC
NC
NC
NC
NC
3
E1
E2
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
4
BB
NC
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
A
5
NC
BA
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDI
TMS
6
E3
CK
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
A1
A0
7
CKE
W
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDO
TCK
8
ADV
G
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
A
9
A
A
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
10
A
A
NC
NC
NC
NC
NC
NC
DQA
DQA
DQA
DQA
NC
A
A
11
A
NC
DQPa
DQA
DQA
DQA
DQA
ZZ
NC
NC
NC
NC
NC
NC
A
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
11 ×15焊球BGA - 13毫米×15毫米机身, 1.0毫米凸块间距
冯: 2.15 11/2004
5/36
? 1998年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS8161Z18(T/D)/GS8161Z32(D)/GS8161Z36(T/D)
100引脚TQFP
商用温度
工业级温度
特点
?用户可配置的管道和流通过模式
? NBT (无总线转左右)功能,允许零等待
读 - 写 - 读总线利用率
?完全引脚兼容,既流水线和流过
NtRAM ? , NOBL ?和ZBT SRAM的?
? IEEE 1149.1 JTAG兼容的边界扫描
? 2.5 V或3.3 V +10 % / - 10 %,核心供电
? LBO引脚的直线或交错突发模式
?用2M , 4M , 8M和设备的引脚兼容
?字节写操作( 9位字节)
? 3芯片使能轻松深度扩展信号
? ZZ引脚自动断电
? JEDEC标准的100引脚TQFP和165焊球FP -BGA
套餐
18MB流水线和流量通过
同步NBT SRAM
250兆赫, 133兆赫
2.5 V或3.3 V V
DD
2.5 V或3.3 V的I / O
因为它是一种同步装置,地址,数据输入,并
读/写控制输入端上捕获的上升沿
输入时钟。突发顺序控制( LBO)必须连接到电源
铁路正常运行。异步输入包括
休眠模式使能, ZZ和输出使能。输出使能
用于改写输出的同步控制
司机把RAM的输出驱动器关闭,在任何时候。
写周期是内部自定时的由上升开始
在时钟输入的边缘。这个特性消除了复杂的场外
通过异步SRAM芯片所需的写入脉冲的产生
并简化了输入信号的定时。
该GS8161Z18 (T / D) / GS8161Z32 ( D) / GS8161Z36 (T / D )可
可以由用户配置的管道或流操作
通过模式。操作为流水线同步装置,
除了上升沿触发的寄存器,捕获
输入信号,该器件集成了一个上升沿触发
输出寄存器。对于读周期,流水线SRAM的输出数据是
在由边缘暂时存储触发输出寄存器
存取周期,然后被释放到输出驱动器在
时钟的下一个上升沿。
该GS8161Z18 (T / D) / GS8161Z32 ( D) / GS8161Z36 (T / D )为
与GSI的高性能CMOS技术实现
而在JEDEC标准的100引脚TQFP提供
165焊球FP- BGA封装。
功能说明
该GS8161Z18 (T / D) / GS8161Z32 ( D) / GS8161Z36 (T / D)是
18Mbit的同步静态SRAM 。 GSI的NBT SRAM的,像
ZBT , NtRAM , NOBL或其他流水线读/双晚写
或流经读/单后写的SRAM ,允许
通过消除利用所有可用的总线带宽
需要插入取消选择周期时,该设备是由切换
读取写入周期。
参数简介
管道
3-1-1-1
3.3 V
2.5 V
溢流
通过
2-1-1-1
3.3 V
2.5 V
t
KQ
TCYCLE
CURR
(x18)
CURR
(x32/x36)
CURR
(x18)
CURR
(x32/x36)
t
KQ
TCYCLE
CURR
(x18)
CURR
(x32/x36)
CURR
(x18)
CURR
(x32/x36)
-250 -225 -200 -166 -150 -133单位
2.5 2.7 3.0 3.4 3.8 4.0纳秒
4.0 4.4 5.0 6.0 6.7 7.5纳秒
280
330
275
320
5.5
5.5
175
200
175
200
255
300
250
295
6.0
6.0
165
190
165
190
230
270
230
265
6.5
6.5
160
180
160
180
200
230
195
225
7.0
7.0
150
170
150
170
185
215
180
210
7.5
7.5
145
165
145
165
165
190
165
185
8.5
8.5
135
150
135
150
mA
mA
mA
mA
ns
ns
mA
mA
mA
mA
冯: 2.15 11/2004
1/36
? 1998年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS8161Z18(T/D)/GS8161Z32(D)/GS8161Z36(T/D)
GS8161Z18T引脚(包T)
V
DDQ
V
SS
NC
NC
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
FT
V
DD
NC
V
SS
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQP
B
NC
V
SS
V
DDQ
NC
NC
NC
NC
NC
NC
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81
1
80
2
79
3
78
4
77
5
76
6
75
7
74
8
73
9
72
1M ×18
10
71
顶视图
11
70
12
69
13
68
14
67
15
66
16
65
17
64
18
63
19
62
20
61
21
60
22
59
23
58
24
57
25
56
26
55
27
54
28
53
29
52
30
51
31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
A
A
E
1
E
2
NC
NC
B
B
B
A
E
3
V
DD
V
SS
CK
W
CKE
G
ADV
A
A
A
A
A
NC
NC
V
DDQ
V
SS
NC
DQP
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
NC
NC
V
SS
V
DDQ
NC
NC
NC
冯: 2.15 11/2004
LBO
A
A
A
A
A
1
A
0
TMS
TDI
V
SS
V
DD
TDO
TCK
A
A
A
A
A
A
A
2/36
? 1998年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS8161Z18(T/D)/GS8161Z32(D)/GS8161Z36(T/D)
GS8161Z36T引脚(包T)
DQP
C
DQ
C
DQ
C
V
DDQ
V
SS
DQ
C
DQ
C
DQ
C
DQ
C
V
SS
V
DDQ
DQ
C
DQ
C
FT
V
DD
NC
V
SS
DQ
D1
DQ
D
V
DDQ
V
SS
DQ
D
DQ
D
DQ
D
DQ
D
V
SS
V
DDQ
DQ
D
DQ
D
DQP
D
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81
1
80
2
79
3
78
4
77
5
76
6
75
7
74
8
73
9
72
512K ×36
10
71
顶视图
11
70
12
69
13
68
14
67
15
66
16
65
17
64
18
63
19
62
20
61
21
60
22
59
23
58
24
57
25
56
26
55
27
54
28
53
29
52
30
51
31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
A
A
E
1
E
2
B
D
B
C
B
B
B
A
E
3
V
DD
V
SS
CK
W
CKE
G
ADV
A
A
A
A
DQP
B
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
DQP
A
冯: 2.15 11/2004
LBO
A
A
A
A
A
1
A
0
TMS
TDI
V
SS
V
DD
TDO
TCK
A
A
A
A
A
A
A
3/36
? 1998年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS8161Z18(T/D)/GS8161Z32(D)/GS8161Z36(T/D)
100引脚TQFP引脚说明
符号
A
0
, A
1
A
CK
B
A
B
B
B
C
B
D
W
E
1
E
2
E
3
G
ADV
CKE
NC
DQ
A
DQ
B
DQ
C
DQ
D
TMS
TDI
TDO
TCK
ZZ
FT
LBO
V
DD
V
SS
V
DDQ
TYPE
In
In
In
In
In
In
In
In
In
In
In
In
In
In
I / O
I / O
I / O
I / O
I
I
O
I
In
In
In
In
In
In
描述
突发地址输入;预装爆计数器
地址输入
时钟输入信号
数据输入DQ字节写入信号
A1
-DQ
A9
;低电平有效
数据输入DQ字节写入信号
B1
-DQ
B9
;低电平有效
数据输入DQ字节写入信号
C1
-DQ
C9
;低电平有效
数据输入DQ字节写入信号
D1
-DQ
D9
;低电平有效
写使能;低电平有效
芯片使能;低电平有效
芯片使能,高电平有效。自解码的深度扩张
芯片使能,低电平有效。自解码的深度扩张
输出使能;低电平有效
前进/负载;突发地址计数器控制引脚
时钟输入缓冲器使能;低电平有效
无连接
字节的数据输入和输出引脚
字节B数据输入和输出引脚
字节C数据输入和输出引脚
字节D数据输入和输出引脚
扫描测试模式选择
扫描测试数据
扫描测试数据输出
扫描测试时钟
掉电控制;高电平有效
管线/流过模式控制;低电平有效
线性突发顺序;活性低。
核心供电
输出驱动器电源
冯: 2.15 11/2004
4/36
? 1998年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS8161Z18(T/D)/GS8161Z32(D)/GS8161Z36(T/D)
165焊球BGA - X18黎民I / O -顶视图( D组)
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
NC
NC
NC
NC
NC
NC
NC
FT
DQB
DQB
DQB
DQB
DQPb
NC
LBO
2
A
A
NC
DQB
DQB
DQB
DQB
MCH
NC
NC
NC
NC
NC
NC
NC
3
E1
E2
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
4
BB
NC
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
A
5
NC
BA
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDI
TMS
6
E3
CK
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
A1
A0
7
CKE
W
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
NC
TDO
TCK
8
ADV
G
V
SS
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
SS
A
A
9
A
A
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
NC
V
DDQ
V
DDQ
V
DDQ
V
DDQ
V
DDQ
A
A
10
A
A
NC
NC
NC
NC
NC
NC
DQA
DQA
DQA
DQA
NC
A
A
11
A
NC
DQPa
DQA
DQA
DQA
DQA
ZZ
NC
NC
NC
NC
NC
NC
A
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
11 ×15焊球BGA - 13毫米×15毫米机身, 1.0毫米凸块间距
冯: 2.15 11/2004
5/36
? 1998年, GSI技术
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
查看更多GS8161Z36D-250ITPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: QQ:1961188646 QQ:2580480828 QQ:2624016688 QQ:2903635775
    电话:0755-23042311/0755-23123306/85273283
    联系人:朱先生谭小姐
    地址:深圳市福田区华强北华强电子世界三店2A051/振兴路西101号华康大厦2栋5楼515室

    GS8161Z36D-250IT
    -
    -
    -
    -
    终端采购配单精选

    QQ: QQ:1506719106 QQ: QQ:1102186603 QQ: QQ: QQ:2649280608
    电话:755-83950019/83950895/83950890
    联系人:钱先生/吴小姐/朱先生(电子元器件优质供应商)
    地址:福田区华强北中航路世纪汇都会轩2413室{专业高端进口电子元件供应商)

    GS8161Z36D-250IT
    -
    -
    -
    -
    终端采购配单精选

    QQ: QQ:1620469633 QQ:1424858250 QQ: QQ:872205500
    电话:755-82566964 0755-82711972
    联系人:朱
    地址:深圳市福田区振兴路109号华康大厦2栋213室

    GS8161Z36D-250IT
    -
    -
    -
    -
    终端采购配单精选

QQ: QQ:5645336
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
GS8161Z36D-250IT
√ 欧美㊣品
▲10/11+
8130
贴◆插
【dz37.com】实时报价有图&PDF
查询更多GS8161Z36D-250IT供应信息

深圳市碧威特网络技术有限公司